capacitor 電容 C=Ae/D
if集成,A 減小
如果要得到同樣的電容,D 勢必減小或介電常數E增大
1。D 減小會引起絕緣層漏電,如用高阻絕緣層成本加大。
2。介電常數E增大,必須用高阻絕緣層,如HfO。成本加大。
so,電容就不能縮小。
為什麽卻又偏偏安在CPU的周圍,每件電路設計都是線路成本與頻率的綜合考量。過長的排線之間會產生幹擾,所以盡量把緊密地部件放在一起。
capacitor 電容 C=Ae/D
if集成,A 減小
如果要得到同樣的電容,D 勢必減小或介電常數E增大
1。D 減小會引起絕緣層漏電,如用高阻絕緣層成本加大。
2。介電常數E增大,必須用高阻絕緣層,如HfO。成本加大。
so,電容就不能縮小。
為什麽卻又偏偏安在CPU的周圍,每件電路設計都是線路成本與頻率的綜合考量。過長的排線之間會產生幹擾,所以盡量把緊密地部件放在一起。
WENXUECITY.COM does not represent or guarantee the truthfulness, accuracy, or reliability of any of communications posted by other users.
Copyright ©1998-2024 wenxuecity.com All rights reserved. Privacy Statement & Terms of Use & User Privacy Protection Policy